مقاله طراحی یک پردازنده خاص منظوره جهت پیاده سازی الگوریتم رمز معماگر بر روی FPGA


در حال بارگذاری
12 سپتامبر 2024
فایل ورد و پاورپوینت
2120
5 بازدید
۶۹,۷۰۰ تومان
خرید

توجه : به همراه فایل word این محصول فایل پاورپوینت (PowerPoint) و اسلاید های آن به صورت هدیه ارائه خواهد شد

  مقاله طراحی یک پردازنده خاص منظوره جهت پیاده سازی الگوریتم رمز معماگر بر روی FPGA دارای ۱۶ صفحه می باشد و دارای تنظیمات در microsoft word می باشد و آماده پرینت یا چاپ است

فایل ورد مقاله طراحی یک پردازنده خاص منظوره جهت پیاده سازی الگوریتم رمز معماگر بر روی FPGA  کاملا فرمت بندی و تنظیم شده در استاندارد دانشگاه  و مراکز دولتی می باشد.

توجه : در صورت  مشاهده  بهم ریختگی احتمالی در متون زیر ،دلیل ان کپی کردن این مطالب از داخل فایل ورد می باشد و در فایل اصلی مقاله طراحی یک پردازنده خاص منظوره جهت پیاده سازی الگوریتم رمز معماگر بر روی FPGA،به هیچ وجه بهم ریختگی وجود ندارد


بخشی از متن مقاله طراحی یک پردازنده خاص منظوره جهت پیاده سازی الگوریتم رمز معماگر بر روی FPGA :

تعداد صفحات:۱۶

چکیده:

الگوریتم رمزنگار معماگر، یک الگوریتم رمزنگار قطعه ای با قطعه ورودی، خروجی و کلید ۶۱۰بیتی می باشد . طراحان این الگوریتم آنرا برای پیاده سازی سخت افزاری مناسب می دانند . در این مقاله ضمن بررسی این ادعا به طراحی یک پردازنده خاص منظوره جهت پیاده سازی الگوریتم رمزنگار معماگر بر روی FPGA می پردازیم . این پردازنده خاص منظوره با هدف رمز / ترجمه رمز کردن یک قطعه ورودی در هر پالس ساعت طراحی شده است . نتایج حاصل از سنتز طرح بر روی تراشه Virtex-XCV560 نشان می دهد که پردازنده طرح شده با فرکانس پالس ساعت ۵ / ۹۴ مگاهرتز توانایی رمز / ترجمه رمز کردن داده ها باسرعت ۲۹ / ۷ گیگابیت بر ثانیه را خواهد داشت ] [.۱ مقایسه نتایج بدست آمده از سنتز طرح انجام شده با نتایج گزارش شده در ] ۲ [ برای سنتز الگوریتم های فینالیست AES و سنتز ۳DES نشان می دهد، الگوریتم رمزنگار معماگر قابلیت پیاده سازی سخت افزاری با مقدار Throughput/Area بالا را دارد .

  راهنمای خرید:
  • در صورتی که به هر دلیلی موفق به دانلود فایل مورد نظر نشدید با ما تماس بگیرید.