مقاله کاربرد زبانVHDL-AMS در شبیه سازی مدار یک تراشه( فرستنده – گیرنده)
توجه : به همراه فایل word این محصول فایل پاورپوینت (PowerPoint) و اسلاید های آن به صورت هدیه ارائه خواهد شد
مقاله کاربرد زبانVHDL-AMS در شبیه سازی مدار یک تراشه( فرستنده – گیرنده) دارای ۶ صفحه می باشد و دارای تنظیمات در microsoft word می باشد و آماده پرینت یا چاپ است
فایل ورد مقاله کاربرد زبانVHDL-AMS در شبیه سازی مدار یک تراشه( فرستنده – گیرنده) کاملا فرمت بندی و تنظیم شده در استاندارد دانشگاه و مراکز دولتی می باشد.
توجه : در صورت مشاهده بهم ریختگی احتمالی در متون زیر ،دلیل ان کپی کردن این مطالب از داخل فایل ورد می باشد و در فایل اصلی مقاله کاربرد زبانVHDL-AMS در شبیه سازی مدار یک تراشه( فرستنده – گیرنده)،به هیچ وجه بهم ریختگی وجود ندارد
بخشی از متن مقاله کاربرد زبانVHDL-AMS در شبیه سازی مدار یک تراشه( فرستنده – گیرنده) :
تعداد صفحات:۶
چکیده:
این مقاله به شبیه سازی مدار یک تراشه ی فرستنده – گیرنده ، به کمک استاندارد جدید VHDL-AMS پرداخته است . هدف در اینجا بررسی کارایی تراشه فرستنده گیرندهRF کامل ، تحت شرایط واقعی می باشد . از این مدار برای استانداردهای E- GSM/GPRS که در کاربردهای تلفن همراه وجود دارد ، استفاده می شود . در چنین سطح از پیچیدگی ، نمی توان با استفاده از وسایل محصول به شبیه سازی چنین مداری در سطح ترانزیستوری پرداخت . برای شبیه سازی این مدار علاوه بر مدلهای دیجیتال ، از مدلهای رفتاری سیگنال مختلط و ابزار سنتز فرکانسی frequency synthesizer و شیوه برنامه نویسی از بالا به پایین استفاده می شود شبیه سازی کامل این تراشه برای مدت شش میلی ثانیه کار مدار ، ۲۳ دقیقه از زمان CPU را می گیرد. این مقاله ابتدا به بررسی و Debug این مدار در سطح بالایی آن می پردازد.
- در صورتی که به هر دلیلی موفق به دانلود فایل مورد نظر نشدید با ما تماس بگیرید.