مقاله طراحی و آنالیز گیت منطقی توان پائین و سرعت بالای NAND با تکنیک جدید DyMCML
توجه : به همراه فایل word این محصول فایل پاورپوینت (PowerPoint) و اسلاید های آن به صورت هدیه ارائه خواهد شد
مقاله طراحی و آنالیز گیت منطقی توان پائین و سرعت بالای NAND با تکنیک جدید DyMCML دارای ۷ صفحه می باشد و دارای تنظیمات در microsoft word می باشد و آماده پرینت یا چاپ است
فایل ورد مقاله طراحی و آنالیز گیت منطقی توان پائین و سرعت بالای NAND با تکنیک جدید DyMCML کاملا فرمت بندی و تنظیم شده در استاندارد دانشگاه و مراکز دولتی می باشد.
توجه : در صورت مشاهده بهم ریختگی احتمالی در متون زیر ،دلیل ان کپی کردن این مطالب از داخل فایل ورد می باشد و در فایل اصلی مقاله طراحی و آنالیز گیت منطقی توان پائین و سرعت بالای NAND با تکنیک جدید DyMCML،به هیچ وجه بهم ریختگی وجود ندارد
بخشی از متن مقاله طراحی و آنالیز گیت منطقی توان پائین و سرعت بالای NAND با تکنیک جدید DyMCML :
تعداد صفحات:۷
چکیده:
در این مقاله ساختار جدیدی از گیتهای منطقی با نام(DyMCML) Dynamic Mos Current Mode logicمعرفی می شود که نام آن از(MCML) MOS Current Mode Logicمشتق شده است .
خازن بکار برده شده در روش DyCML با مشکل سطح اشغالی برای پروسه های بالاتر ازum 0.6 روبرو میباشد . در طراحی جدید که بهصورت دینامیکی میباشد توان مصرفی مدارات در فرکانس پایین نسبت بهMCML برای تکنولوژیهای بالاترکاهش یافته است. این تکنیک در تکنولوژیهایum 0.18 و um ،۰۳۵um ،۰۵um ،۰۶um 0.13طراحی شده است. توان مصرفی و سرعت این تکنیک با منطقهایcomplementaryDynamic current و MCML ،Domino ،CMOS ،(CPL) pass logic(DyCML) mode logicمقایسه شده است . نتایج شبیه سازی درمحیطHspice نیز نشان دهنده بهبود سرعت و توان میباشد.
- در صورتی که به هر دلیلی موفق به دانلود فایل مورد نظر نشدید با ما تماس بگیرید.