مقاله طراحی مبدل آنالوگبه دیجیتال ۱۰ بیتی توان پایین ۲?۵V به روش SAR با فرکانس نمونه برداری ۴۰۰MS/s در تکنولوژی CMOS 0.25?
توجه : به همراه فایل word این محصول فایل پاورپوینت (PowerPoint) و اسلاید های آن به صورت هدیه ارائه خواهد شد
مقاله طراحی مبدل آنالوگبه دیجیتال ۱۰ بیتی توان پایین ۲?۵V به روش SAR با فرکانس نمونه برداری ۴۰۰MS/s در تکنولوژی CMOS 0.25? دارای ۷ صفحه می باشد و دارای تنظیمات در microsoft word می باشد و آماده پرینت یا چاپ است
فایل ورد مقاله طراحی مبدل آنالوگبه دیجیتال ۱۰ بیتی توان پایین ۲?۵V به روش SAR با فرکانس نمونه برداری ۴۰۰MS/s در تکنولوژی CMOS 0.25? کاملا فرمت بندی و تنظیم شده در استاندارد دانشگاه و مراکز دولتی می باشد.
توجه : در صورت مشاهده بهم ریختگی احتمالی در متون زیر ،دلیل ان کپی کردن این مطالب از داخل فایل ورد می باشد و در فایل اصلی مقاله طراحی مبدل آنالوگبه دیجیتال ۱۰ بیتی توان پایین ۲?۵V به روش SAR با فرکانس نمونه برداری ۴۰۰MS/s در تکنولوژی CMOS 0.25?،به هیچ وجه بهم ریختگی وجود ندارد
بخشی از متن مقاله طراحی مبدل آنالوگبه دیجیتال ۱۰ بیتی توان پایین ۲?۵V به روش SAR با فرکانس نمونه برداری ۴۰۰MS/s در تکنولوژی CMOS 0.25? :
تعداد صفحات:۷
چکیده:
با گسترش روزافزون استفاده از مبدل های آنالوگ به دیجیتال در مخابرات دیجیتال و اتوماسیون، نیاز به مبدل های با رزولوشن بالا و دقیق، روز به روز افزایش پیدا می کند. از طرفی دیگر در سیستم های مخابرات سیار بحث توان بسیار اهمیت دارد. لذا با این رویکرد در مقاله ی پیشرو سعی بر این است که یک مبدل ۱۰ بیتی Time-Interleaved SAR ADC پر سرعت، با توان مصرفی پایین و رزولوشن بالا، با تکنولوژی CMOS 0.25u ارایه شود. از آنجا که توان مبدل SAR بصورت قابل توجهی نسبت به سایر روش ها کمتر است لذا در کاربردهایی که توان اهمیت دارد؛ مورد توجه است. اما مشکل اصلی این نوع مبدل ها سرعت پایین آنهاست. لذا در این مقاله با استفاده از تکنولوژی Time-Interleaving سرعت نهایی مبدل را تا ۱۰ برابر افزایشداده ایم. همچنین برای افزایشدقت تبدیل، از یک ساختار آنالوگ مقاوم در برابر خطا استفاده شده که جزییات آن را خواهیم دید.
- در صورتی که به هر دلیلی موفق به دانلود فایل مورد نظر نشدید با ما تماس بگیرید.