مقاله طراحی مدولاتور سیگما – دلتای مرتبه ۵ با ساختار اعوجاج پایین و پهنای باند نایکوئیست ۱۲ مگاهرتز و سیگنال به نویز ۹۲dB


در حال بارگذاری
23 اکتبر 2022
فایل ورد و پاورپوینت
2120
3 بازدید
۷۹,۷۰۰ تومان
خرید

توجه : به همراه فایل word این محصول فایل پاورپوینت (PowerPoint) و اسلاید های آن به صورت هدیه ارائه خواهد شد

  مقاله طراحی مدولاتور سیگما – دلتای مرتبه ۵ با ساختار اعوجاج پایین و پهنای باند نایکوئیست ۱۲ مگاهرتز و سیگنال به نویز ۹۲dB دارای ۸ صفحه می باشد و دارای تنظیمات در microsoft word می باشد و آماده پرینت یا چاپ است

فایل ورد مقاله طراحی مدولاتور سیگما – دلتای مرتبه ۵ با ساختار اعوجاج پایین و پهنای باند نایکوئیست ۱۲ مگاهرتز و سیگنال به نویز ۹۲dB  کاملا فرمت بندی و تنظیم شده در استاندارد دانشگاه  و مراکز دولتی می باشد.

توجه : در صورت  مشاهده  بهم ریختگی احتمالی در متون زیر ،دلیل ان کپی کردن این مطالب از داخل فایل ورد می باشد و در فایل اصلی مقاله طراحی مدولاتور سیگما – دلتای مرتبه ۵ با ساختار اعوجاج پایین و پهنای باند نایکوئیست ۱۲ مگاهرتز و سیگنال به نویز ۹۲dB،به هیچ وجه بهم ریختگی وجود ندارد


بخشی از متن مقاله طراحی مدولاتور سیگما – دلتای مرتبه ۵ با ساختار اعوجاج پایین و پهنای باند نایکوئیست ۱۲ مگاهرتز و سیگنال به نویز ۹۲dB :

تعداد صفحات:۸

چکیده:

در این مقاله یک مدولاتور سیگما – دلتای تک حلقه مرتبه ۵ طراحی و پیاده سازی شده است که در آن با بکارگیری همزمان انتگرال گیر و فیلتر IIR و ایجاد مسیر پیشخور از ورودی مدولاتور به ورودی کوانتایزر، یوئینگ خروجی طبقات کاهش یافته و پیاده سازی یک مدولاتور عملی دقت بالا و باند وسیع با نرخ بیش نمونه برداری کم امکان پذیر شده است. همچنین استفاده از نمونه برداری با تاخیر در مسیر فیدبک، تعداد تقویت کننده عملیاتی مورد نیاز در پیاده سازی فیلتر IIR را کاهش داده و در نتیجه توان مصرفی مدار کمتر می شود. این ساختار در محیط Hspice با تکنولوژی ۱۳۰ نانومتر CMOS شبیه سازی شده است و با منبع ولتاژ ۱/۲ ولت و نرخ بیش نمونه برداری ۸، مقدار SNDR برابر ۹۲dB و پهنای باند نایکوئیست ۱۲ مگاهرتز حاصل می شود. توان مصرفی مدار ۵۳mW است.

  راهنمای خرید:
  • در صورتی که به هر دلیلی موفق به دانلود فایل مورد نظر نشدید با ما تماس بگیرید.