طراحی یک مدار مقایسه کننده دینامیکی ولتاژ پایین و سرعت بالا مد ولتاژ


در حال بارگذاری
23 اکتبر 2022
فایل ورد و پاورپوینت
2120
6 بازدید
۷۹,۷۰۰ تومان
خرید

توجه : به همراه فایل word این محصول فایل پاورپوینت (PowerPoint) و اسلاید های آن به صورت هدیه ارائه خواهد شد

 طراحی یک مدار مقایسه کننده دینامیکی ولتاژ پایین و سرعت بالا مد ولتاژ دارای ۱۰ صفحه می باشد و دارای تنظیمات در microsoft word می باشد و آماده پرینت یا چاپ است

فایل ورد طراحی یک مدار مقایسه کننده دینامیکی ولتاژ پایین و سرعت بالا مد ولتاژ  کاملا فرمت بندی و تنظیم شده در استاندارد دانشگاه  و مراکز دولتی می باشد.

توجه : در صورت  مشاهده  بهم ریختگی احتمالی در متون زیر ،دلیل ان کپی کردن این مطالب از داخل فایل ورد می باشد و در فایل اصلی طراحی یک مدار مقایسه کننده دینامیکی ولتاژ پایین و سرعت بالا مد ولتاژ،به هیچ وجه بهم ریختگی وجود ندارد


بخشی از متن طراحی یک مدار مقایسه کننده دینامیکی ولتاژ پایین و سرعت بالا مد ولتاژ :

تعداد صفحات :۱۰

چکیده مقاله:

در این مقاله، یک مقایسه کننده دینامیکی ولتاژ پایین و سرعت بالا پیشنهاد شده است. این مقایسه کننده از سه طبقه تشکیل شده است. مدار پیشنهاد شده با افزایش طبقات به منظور افزایش سرعت، با تقویت بیشتر سیگنال ورودی و در نتیجه افزایش بیشتر اختلاف ولتاژ سیگنال های خروجی در طبقه دوم، سرعت عملکرد (تاخیر) مقایسه کننده در ولتاژ تغذیه پایین بهبود می دهد. همچنین با بایاس کردن ترانزیستورها در ناحیه زیرآستانه، توان مصرفی مقایسه کننده پایین می باشد. طبق نتایج شبیه سازی HSPICE برای مدار پیشنهاد شده به صورت گیت درایو، با تکنولوژی ۰.۱۸µm TSMC، منبع تغذیه ۰.۹v و فرکانس کلاک ۵۰۰MHz، مدار پیشنهاد شده دارای توان مصرفی ۳۰.۳µw می باشد. طبق تحلیل گذرای مدار، بر اساس نتایج بدست آمده، تاخیر مدار مقایسه کننده دینامیک گیت درایو پیشنهاد شده ۰.۲۳ns می باشد. در حالی که اگر مدار به صورت بالک-درایو طراحی گردد یعنی سیگنال ورودی به بدنه ترانزیستورهای ورودی مدار پیشنهاد شده اعمال شود، توان مصرفی مدار پیشنهاد شده تا ۱۰.۵µw کاهش می یابد و تاخیر تا مقدار ۰.۵ns افزایش می یابد.

  راهنمای خرید:
  • در صورتی که به هر دلیلی موفق به دانلود فایل مورد نظر نشدید با ما تماس بگیرید.