مقاله طراحی و پیاده سازی باند پایه رادیو دیجیتال ۲×۲ بر روی تراشه FPGA


در حال بارگذاری
10 سپتامبر 2024
فایل ورد و پاورپوینت
2120
3 بازدید
۷۹,۷۰۰ تومان
خرید

توجه : به همراه فایل word این محصول فایل پاورپوینت (PowerPoint) و اسلاید های آن به صورت هدیه ارائه خواهد شد

  مقاله طراحی و پیاده سازی باند پایه رادیو دیجیتال ۲×۲ بر روی تراشه FPGA دارای ۷ صفحه می باشد و دارای تنظیمات در microsoft word می باشد و آماده پرینت یا چاپ است

فایل ورد مقاله طراحی و پیاده سازی باند پایه رادیو دیجیتال ۲×۲ بر روی تراشه FPGA  کاملا فرمت بندی و تنظیم شده در استاندارد دانشگاه  و مراکز دولتی می باشد.

توجه : در صورت  مشاهده  بهم ریختگی احتمالی در متون زیر ،دلیل ان کپی کردن این مطالب از داخل فایل ورد می باشد و در فایل اصلی مقاله طراحی و پیاده سازی باند پایه رادیو دیجیتال ۲×۲ بر روی تراشه FPGA،به هیچ وجه بهم ریختگی وجود ندارد


بخشی از متن مقاله طراحی و پیاده سازی باند پایه رادیو دیجیتال ۲×۲ بر روی تراشه FPGA :

تعداد صفحات:۷

چکیده:

در این مقاله روند کلی طراحی باند پایه رادیو دیجیتال و چگونگی پیاده سازی آن روی تراشه هایFPGAمورد بررسی قرار گرفته است . ورودی باند پایه در طرف فرستند دو عدد لینک دیتا با نرخ(E1) 2048 KHZ، یک کانال۶۴ Kb/Sجهت انتقال اطلاعات مربوط به سرپرستی و نگهداری و یک کانال ۶۴ Kb/Sصحبت کد شده اپراتور می باشد . پس از انجام مراحل فریم بندی با نرخ بیت,۴۶۲۱۵ Kb/S ، فریم های رادیو جهت انتقال تحویل واحدهای IF و RF می شود . به دلیل خاصیت (۱+۱) ، دو عدد فرستنده در سطح RF وIF وجود دارد . در طرف گیرنده ، پس از عبور سیگنال از مراحل RFو سپس IFو تبدیل موج آنالوگ به سیگنال دیجیتال توسط مدولاسیون QPSK دیتای دیجیتال دریافتی پس ازDescrambleشدن از حالت فریم خارج شده و بیتهای مربوط به دیتا ، نگهداری و صحبت اپراتور از فریم خارج می شوند . همچنین گیرنده باید توانایی بازسازی کلاک دیتای لینکE1 در سطح۲۰۴۸KHZرا با قابلیت تعقیب تا±۵۰ppm را داشته باشد و کلاک دیتا درگیرنده و فرستنده هم فرکانس باشند . بدلیل خاصیت Dualبودن گیرنده ، یک سوئیچ حفاظتی خودکار در هر لحظه بهترین گیرنده را انتخاب کرده و دیتای مربوط به آن را در خروجیسیستم قرار می دهد .

  راهنمای خرید:
  • در صورتی که به هر دلیلی موفق به دانلود فایل مورد نظر نشدید با ما تماس بگیرید.